DRAM和DDR2/DDR3课程
SDRAM的发展历史,L-Bank结构,SDRAM控制器的本地逻辑接口,SDRAM的工作原理,使用FPGA控制SDRAM的算法机模型(控制和数据通道的分离),以及SDRAM的逻辑控制:预充电,刷新,命令,突发,寄存器设置,上电初始化,读/写序列等。
采用美光的器件模型,构成完整的访问控制模块的编码和验证。该课程的目标是:通过学习,学员将能够独立的编写SDRAM和DDR2/DDR3控制器(含DIMM);
能够理解和使用FPGA中关于DDR器件的专用电路;
能够使用和分析FPGA厂家提供的相关IP;
能够了解高速数据传输的必要知识(如随路时钟,复杂的跨时钟域处理)。